# گزارش فاز اول پروژهی معماری

| 97105715 | یگانه قرهداغی  | १४१०४१८८ | رستا روغنى  |
|----------|----------------|----------|-------------|
| ۹۷۱۰۰۵۸۱ | سیده صبا هاشمی | ٩٧١٠۴٧٠٧ | مهرانه نجفی |

طراحی مسیر دادهی این پردازنده مشابه پردازندهی میپس میباشد.

در ابتدا بلاکهای ALU ،Register File و حافظهها را طراحی کردیم که هر کدام به اختصار در زیر توضیح داده میشوند:

# :Register File

وظیفهی بخش RF یا Register file ، خواندن یا نوشتن در رجیسترها میباشد.

در Registers، سی و دو رجیستر ۳۲ بیتی داریم که کلاک و ریستشان ( که آسنکرون است) از پردازنده گرفته میشود. و هرکدام یک سیگنال enable دارند که در زمانی که بخواهیم درون رجیستری بنویسیم، این سیگنال را برای آن فعال میکنیم.

در WriteandReadRegisters دو بخش داریم. بخش اول بدین صورت است که شماره ی رجیسترها را در ورودی می گیرد (Read\_Register\_2 و Read\_Register\_3) و محتوای رجیسترهای محربوط را در خروجی (به تحرتیب Read\_Data\_1 و Read\_Data\_2) قحرار میدهد. بحرای این کار از دو mux که ورودیهای آنها مقادیر رجیسترها هستند استفاده شده است. درصورتی که سیگنال Write فعال باشد و بخواهیم در رجیستر مقداری بریزیم، سیگنال Write\_Register شماره ی رجیستر مورد نظر را به یک دیکودر میدهد که سیگنال enable آن را فعال کرده و داده ی مدنظر که از طریق Write\_Data داده میشود را درون رجیستر قرار میدهد.

فایلهای مربوط به این بخش در فولدر RF قرار دارند.

#### :ALU

واحد ALU نتیجه ی مجموعه دستورالعمل های محاسباتی و منطقی و دستورات با عملوند صریح (و همچنین مـحاسـبات جـمع آدرس بـرای دسـترسی بـه حـافـظه) را تعیین می کند. مـقادیر ۳۲ بیتی میچنین مـحاسـبات جـمع آدرس بـرای دسـترسی بـه حـافـظه) را تعیین می کند. مـقادیر Read\_Data\_1 و ۶ بیتی opcode به عنوان ورودی به ALU داده میشوند. در دستور های محاسباتی، مقادیر رجیسترهای مبدا در ورودی ها ریخته شده اند و در دستورهای با عملوند صـریح در Read\_Data\_2 عـدد صـریح (immediate) بـه صـورت extend شـده (۳۲ بیتی) داده شـده است. به همین دلیل برای محاسبات هر دو نوع دستور از یک سخت افزار استفاده می شود.

برای محاسبات از بلاکهای آمادهی ویزارد استفاده شده است. برای دستورهای جمع و تفریق، ماکسیمم و مینیمم، شیفتها و rotateهای راست و چپ سیگنالهای کنترلی از opcode تعیین میشوند.

در نهایت در صورتی که دستورها مربوط به load کردن عدد صریح بودند، برای دستور LUI در Read\_Data\_1 مقدار رجیستر را immediate تشکیل داده و قسمت پایین تغییر نمیکند.

اما در LDI، در کل رجیستر مقصد، مقدار immediate قرار می گیرد. (یعنی به صورت sign extend) در نهایت در ورودی mux نهایی تمامی مقدار های ممکن برای خروجی به ترتیب  $\alpha$  رقم پایین opcode قرار گرفتهاند. مکان  $\alpha$  ام mux نیز برای بهدست آوردن آدرس نهایی از offset و opcode از دستورات دسترسی به حافظه نگه داشته شده است. سپس طبق opcode پاسخ قرار گرفته شده در mux به عنوان result انتخاب شده و خروجی alu تعیین می شود.

فایلهای مربوط به این بخش در فولدر ALU قرار دارند.

#### :Memory

بلاک حافظه برای این که بتوان هم در آن بایت و هم کلمه ذخیره کرد یا از آن خواند از چهار حافظه ی RAM تشکیل شده که کلمات آن  $\Lambda$  بیتی هستند. در صورتی که بخواهیم بایت بخوانیم یا بنویسیم با استفاده از دو بیت کوچک تر آدرس بین این چهار حافظه حافظه ی مورد نظر را انتخاب می کنیم و سیگنال enable خواندن (rden) یا نوشتن (wren) را فقط برای آن فعال می کنیم. در این صورت هنگام نوشتن از دیتای ورودی  $\Lambda$  بیت کمارزشتر نوشته می شود و هنگام خواندن  $\Lambda$  بیت می sign extend شده و در خروجی داده می شود.

در صورتی که بخواهیم کلمه بخوانیم یا بنویسیم سیگنالهای مربوط به چهار حافظه فعال میشوند. برای همین کلمات برای درست نوشته شدن در حافظه باید مضرب چهار باشند.

#### :Instruction Memory

از خانههای ۳۲ بیتی تشکیل شده است و کد ماشین برنامههایی که زدیم را با استفاده از فایل mif. درون آن قرار داده و اجرا میکنیم.

فایلهای دو بخش اخیر به نامهای memory\_asli2 و InstructionMemory در فولدر memory قرار دارند.

# :Control Unit

واحد کنترل به زبان وریلاگ زده شده است و با گرفتن آپکد، سیگنالهای command مربوط به انتخاب داده قبل از Register File و ALU، سیگنالهای مربوط به پرش و سیگنالهای مربوط به نوشتن در حافظه و رجیستر فایل را تولید میکند. هم چنین دو سیگنال مربوط به کمک پردازنده هم تولید میکند که در گزارش فاز ۲ توضیح داده شده است.

فایلهای مربوط به سیگنالهای کنترل در فولدر ControlUnit قرار دارد.

#### :DataPath

یس از طراحی بلاکهای رجیستر فایل، ALU و حافظهها آنها را در DataPath به هم وصل کردیم.

فلوی کلی داده به این صورت است:

یک رجیستر PC داریم که آدرس دستوری که باید اجرا شود را در خود دارد و به ورودی InstructionMemory

خروجی این حافظه دستور است که ۶ بیت اول آن به عنوان opcode به کنترل یونیت داده می شود تا سیگنالهای کنترل را تولید کند. بیت ۱۶ تا ۲۰ به عنوان آدرس رجیستر اول به رجیستر فایل داده می شود. برای ورودی دوم رجیستر فایل یک mux گذاشته شده که یا بیت ۲۱ تا ۲۵ و یا ۱۱ تا ۱۵ را به آن بدهد چون برای بعضی از دستورات به یکی و برای بعضی به دیگری نیاز داریم. ۱۶ بیت کم ارزش آن نیز ساین اکستند شده و به عنوان immediate استفاده می شود. البته در دستورهای شیفت و rotate استفاده می شوند.

بعد از این مرحله نوبت ALU است. قبل از دو ورودی ALU دو mux قرار داده شده تا با توجه به دستور بین Data1 و Data2 که مـقادیر رجیسترهـا هسـتند که از رجیستر فـایل آمـدهانـد و دادهی immediate دو مقداری که به آن نیاز دارد به آن داده شود.

خروجی ALU به سمت حافظه میرود و در صورت فعال بودن سیگنال write حافظه که با توجه به opcode مشخص میشود آدرس خانهی حافظه را مشخص میکند. مقداری که باید در حافظه نوشته شود هم از خروجیهای رجیستر فایل گرفته میشود.

حال اگر لازم به نوشتن در رجیستر باشد یعنی write رجیستر فایل فعال باشد لازم است با توجه به آپکد یکی از مقادیر خروجی ALU و خروجی حافظه انتخاب شود که به این منظور یک mux قبل از ورودی write data رجیستر فایل قرار میدهیم.

برای پیادهسازی دستورهای پرش قبل از رجیستر PC یک mux چهار ورودی قرار میدهیم که هر opcode کدام از ورودیهای آن یک حالت از دستورات پرش هستند. سلکت این PC با توجه به branch توسط کنترل یونیت و با استفاده از سیگنال branch خروجی از ALU برای دو دستور پرش شرطی معین میشود.

بلاک دیتاپث در فولدر Datapath قرار دارد و بلاک کنترل یونیت در همین فایل به Datapath متصل شده است.

این بـلاک که در واقـع کل پـردازنـدهی مـا اسـت در فـایل device در فـولـدری بـه همین نـام بـه کمکپردازنده متصل شده است.

# <u>پایپ لاین:</u>

برای پایپلاین کردن پردازنده این مراحل را میتوان در ۵ مرحله در نظر گرفت:

**IF:** Instruction Fetch

ID: Instruction Decode and Register read (RF)

EX: Execution or Calculate Address (ALU)

**MEM: Memory Access** 

WB: Write back

بین دادههای هر مرحله رجیستر قرار میدهیم. همچنین کامندهایی که کنترل یونیت در مرحلهی ID تولید می کند را نیز رجیستر می کنیم تا در هر کلاک دادهها و کامندهای مربوط به یک دستور در یکی از این مراحل باشند.

### مخاطرات:

مخاطراتی که در این صورت در پردازنده رخ میدهد دو نوع خواهد بود؛ یکی برای دستورات پرش چرا که سیگنال branch توسط ALU تولید میشود و در صورت پرش لازم نیست دستورات بالافاصله بعد از این دستور اجرا شوند. دیگری نیز مشکل data hazards است که به این علت رخ میدهد که ممکن است دستوری مقدار رجیستری را نیاز داشته باشد که توسط دستورات قبل از آن که هنوز داخل پایپلاین هستند و به اتمام نرسیدهاند تغییر کند.

برای رفع مشکل اول یک hazard unit در پردازنده قرار دادیم. این واحد به این صورت عمل می کند hazard unit که در مرحلهی ID آپکد را گرفته و اگر دستور پرش باشد enable رجیستر PC را که الآن آدرس دستور بعدی را دارد غیر فعال می کند تا مقدار آن تغییر نکند. همچنین مقدار خروجی flush دستور بعدی را دارد غیر فعال می کند و به عنوان دستور مرحلهی بعد یک no operation می دهد. در کلاک بعدی دستور پرش در مرحلهی EX است و در مرحلهی ID یک no op قرار دارد. هم چنین در این مرحله دستور بعد از دستور پرش انجام می شود یا خیر. واحد hazard بعدی دستور پرش انجام می شود یا خیر. واحد hazard دستور مرحلهی EX را می گیرد و در صورتی که دستور پرش باشد و پرش انجام شده باشد یعنی سیگنالهای سلکت مالتی پلکسر قبل از PC مقداری غیر از PC را به عنوان ورودی انتخاب کرده باشند دستور فعلی در مرحله ی IF را فلاش می کند و به جای آن یک no op به مرحلهی ID می فرستند چون دیگر اجرای آن لازم نیست.

برای رفع data hazards یک forwarding unit قرار میدهیم. این واحد در بخش EX قرار دارد و وظیفهاش این است که اگر مقادیر رجیسترهای ورودی ALU هنوز در رجیسترهای مربوطه نوشته نشدهاند مقادیر درست آن ها را از جایی که مقدار درست آن را دارد بگیرد. مقدار درست این مجیسترها یا EX سخواند مقدار درست این MEM و یا در مرحلهی WB است. به همین منظور forwarding unit رجیستری رخیستری شماره ی رجیستری شماره ی رجیستری شماره ی رجیستری شماره ی رجیستری ایل خوانده شده اند را میگیرد. همچنین شماره ی رجیستری را که دستورهای مرحلهی WB MEM و Write\_reg و مرحله را میگیرد. در کامندهای مربوط به هر مرحله یا epister write به سخواند و مرحله یا MEM و WB در رجیستری مینویسد آن فعال میشود. حال اگر این بیت برای یکی از دو مرحلهی WB یا MEM فعال باشد و مینویستری از رجیسترهای خوانده شده با write reg آن مرحله یکی باشد باشد باشد و میستری از رجیسترهای خوانده شده با write reg آن مرحله یکی باشد با آمده به ALU میدهد. برای که در رجیستر نوشته خواهد شد را به جای دادهای که از رجیستر فایل آمده به ALU میدهد. برای

انتخاب دادهی ورودی به ALU هم از دو عدد ماکس استفاده شده است و forwarding unit در واقع مقدار select این مالتیپلکسرها را تعیین میکند.

همچنین لازم است که عمل نوشتن در رجیستر فایل یا حافظه در لبهی پایینروندهی کلاک انجام شود.

این دو واحد نیز در کنار واحد کنترل در فایل ControlUnit قرار دارند.

# <u>تست:</u>

برای تست کردن دستورات برنامههایی به کد ماشین شامل همهی دستورات نوشتیم و خروجی مراحل مختلف را بررسی کردیم. فایل mif. تستها و توضیحات هر کدام در فایل Memory/testFiles موجود است.

پس از اطمینان از درستی همهی دستورات خروجیهای اضافی را حذف کردیم و تنها از مقدار ورودی و خروجی به حافظه برای تست استفاده کردیم.

در زیر نمایی از waveform یکی از تستها را میبینید که شامل سیگنالهای مراحل مختلف است:

| Master Fir               | me Bar:          | 35.018 ns | 1 Po             | inter:   | 767.4      | 9 ns          | Interv              | al:       | /32.4/ n | \$                    |
|--------------------------|------------------|-----------|------------------|----------|------------|---------------|---------------------|-----------|----------|-----------------------|
|                          | Name             |           | 730,0 ns         | 740      | 0 ns       | 750           | ) <sub>.</sub> 0 ns | 760       | 0 ns     | 770 <sub>,</sub> 0 ns |
| <b>₽</b> 6               | pc_src pc_src    | -         |                  |          |            |               |                     |           | 0        |                       |
| <u>-</u><br>• <b>⊙</b> 9 | PC_write         |           |                  |          |            |               |                     |           |          |                       |
| <b>₯</b> 10              |                  | 0000      | 00000010         | 0000     | 0011       | X             |                     |           |          |                       |
| <b>⊚</b> 43              | ■ ID_commands    | 000 00    | 0101010001010000 | 00100001 | 101011001  | ( <del></del> |                     |           |          |                       |
| <b>⊚</b> 61              | ■ Instruction    | FFFFX     | 40000000         | 6420     | 000C       | <del></del>   |                     |           | 1        |                       |
| <b>⊚</b> 94              | <b>⊞</b> opcode  | 1111      | 010000           | V 01     | 001        |               |                     |           | 1        |                       |
|                          |                  | 1 X       |                  |          |            |               |                     |           | 1        | 0                     |
| <b>₯</b> 107             |                  | 1 X       | 0                | X        | 1          |               |                     |           |          |                       |
| <b>⊚</b> 113             |                  | 1 X       | 0                | X        | 2          | $\overline{}$ |                     |           | 1        |                       |
| <del>⊚</del> 146         | ■ EX_commands    | 000 00    | 0000000001111111 | 00101010 | 001010000  | 00100001      | 101011001           | χ         |          |                       |
| <del>⊚</del> 164         | ■ Data 1         | 9 (       | Ó                | χ :      | 34         |               |                     | 0         |          | 34                    |
| <b>₯</b> 197             | ■ Data2          | 9 (       | Q                | χ :      | 34         | ( !           | 5                   | χ 0       |          | 34                    |
| oo 230                   | ■ EX_Immediate   | FFFX      | FFFFFFF          | 0000     | 0000       | 0000          | 0000C               | X         |          |                       |
| <del>⊚</del> 263         | ■ ALU_operand1   | 9 (       | 0                | χ;       | 34         |               |                     | 0         |          | 34                    |
| <b>₯</b> 296             | ■ ALU_operand2   | 9 (       | -1               | X        | Ó          | 1             | 12                  | X         |          |                       |
| 329                      | ■ ALU_result     | 18 🗎      | -1               | X        | Ó          |               | 12                  | χ         |          | 34                    |
| <b>⊚</b> 362             | ■ MEM_commands   | 000 01    | 1100100001011111 | 00000000 | 0011111111 | 00101010      | 001010000           | 001000011 | 01011001 |                       |
| <b>⊚</b> 380             | ■ MEM_Data       | 34 🗶      | 9                | X        | 0          | ( 3           | 34                  | X 5       | 5 ).     | 0                     |
| <b>⊚</b> 413             | ■ MEM_ALU_result | 0000      | 00000012         | FFF      | FFFF       | 0000          | 00000               | 0000      | 000C     | 00000000              |
| <b>₯</b> 446             | ■ Memory_data    |           |                  |          |            |               |                     |           | 0        |                       |
| <b>→</b> 479             | ■ WB_commands    | 0000      | 00010001010010   | 01100100 | 001011111  | 00000000      | 001111111           | 001010100 | 01010000 | 001000011010          |
| <b>→</b> 497             | ■ Write_data     | 0000      | 00000009         | 0000     | 0012       | FFFF          | FFFF                | 0000      | 0000     | 00000000              |
| <b>⊚</b> 530             | ■ WB_Write_reg   | 00 X      | 0                | 13       |            | (             | IF                  | X0        | 0 X      | 01                    |
| <b>፴</b> ≥536            | alu_src1         |           |                  |          |            |               |                     |           |          |                       |
| <b>⊚</b> 537             | alu_src2         |           |                  |          |            |               |                     |           |          |                       |
| <b>₯</b> 538             | pc_src_0[1]      |           |                  |          |            |               |                     |           |          |                       |

# <u>نتىچەي احراي فىيوناچى:</u>

برنامهی نوشته شده برای فیبوناچی و کد ماشین آن به صورت فایل mif. نیز در Memory/testFiles موجود است. در این برنامه رجیسترهای  $\circ$  و ۱ در ابتدا به ترتیب  $\circ$  و ۱ مقداردهی میشوند. رجیستر شماره  $\circ$  ۲ مقدار  $\circ$  را نگهداری میکند و از رجیستر  $\circ$  به عنوان counter استفاده میشود. در نهایت جواب در رجیستر  $\circ$  قرار دارد که در خانه  $\circ$  ۱۲ حافظه ریخته میشود.

تعداد دستورات برنامه ۱۳ تاست که ۱۸تا از آنها فقط یک بار اجرا میشوند. ۵ دستور دیگر دستورات داخل لوپ هستند. چهارتا از آنها هر کدام یک کلاک میگیرند و n - 1 بار اجرا میشوند. دستور پنجم دستور پرش است و دستورات پرش اگر پرش انجام نشود ۲ کلاک و اگر انجام شود ۳ کلاک طول میکشند. اما طول میکشند. دستورات دیگر در صورت پر بودن پایپلاین هر کدام یک کلاک طول میکشند. اما چون در ابتدا پایپلاین خالی است ۴ کلاک اضافی برای پر شدن آن لازم است.

در نتیجه تعداد کل کلاکهای برنامه اگر فیبوناچی nام را بخواهیم برابر خواهد بود با:

$$4 + 8 + 4 * (n - 1) + 3 * (n - 2) + 2$$
  
=  $4 + 7 * n$ 

یعنی برای محاسبهی فیبوناچی nام تقریبا به 7n کلاک نیاز داریم.

تعداد کل دستوراتی که اجرا میشود هم برابر است با:

$$8 + 5 * (n - 1) = 5 * n + 3$$

یس CPI این برنامه برابر 1.4 = 7/5 خواهد بود.

در زیر مقدار ذخیره شده در حافظه را برای n = 8 مشاهده می کنید:

| A              |                |                  | 550,0 ns |          | 560,0 ns              | 570,0 ns   | 580,0 ns          | 590,0 ns | 600     |  |
|----------------|----------------|------------------|----------|----------|-----------------------|------------|-------------------|----------|---------|--|
| <del>)</del> € |                | Name             |          |          | ·                     | '          | ·                 | '        |         |  |
| (€             | <b>i</b> 0     | clock            |          |          |                       |            |                   |          |         |  |
|                | <u>⊪</u> 1     | reset            |          |          |                       |            |                   |          |         |  |
| 44             | <b>₽</b> 2     | <b>■</b> PC      |          | 0000000B | 000000C               | ( 0000000D | 0000000E          |          |         |  |
|                | <b>35</b> 35   | ■ Instruction    | 62FF)    | FFFFFFF  | X 40000000 X 6420000C |            | 00000000          |          |         |  |
| <b>*</b>       | <b>68 68</b>   | ■ ALU_result     | 0000     | 0000000E | FFFFFFF               | 00000000   | 0000000C 00000000 |          |         |  |
| ->             | 101            | ■ memory_address | 0000     | 00000007 | 0000000E              | FFFFFFF    | 00000000          | 0000000C | 0000000 |  |
|                | 134            | ■ memory_data_in | 8        | 13       | 7                     | ( 0        | 13                | 21       | 0       |  |
|                | <b>⊚</b> 167   | ■ memory_data_ou |          |          |                       | 0          |                   | X        | 21      |  |
| ₽↓             | <b>200 200</b> | memory_ready     |          |          |                       |            |                   |          |         |  |
|                | <b>201 201</b> | cp_enable        |          |          |                       |            |                   |          |         |  |
|                |                |                  |          |          |                       |            |                   |          |         |  |